order_bg

Produktai

Nauji originalūs XQR17V16CC44V „Spot Stock“ FPGA lauko programuojamų vartų masyvo loginių Ic lustų integriniai grandynai

Trumpas aprašymas:


Produkto detalė

Produkto etiketės

Specifikacijos  
Atminties kategorija PROM
Tankis 16777 kbit
Žodžių skaičius 2000 tūkst
Bitai per žodį 8 bitai
Paketo tipas KERAMIKA, LCC-44
Smeigtukai 44
Loginė šeima CMOS
Maitinimo įtampa 3,3 V
Darbinė temperatūra -55–125 C (-67–257 F)

Xilinx pristato didelio tankio QPro™ XQR17V16 serijos radiacijai atsparius QML konfigūracijos PROM, kurie yra paprastas naudoti, ekonomiškas būdas saugoti didelius Xilinx FPGA konfigūracijos bitų srautus.XQR17V16CC44V yra 3,3 V įrenginys, kurio talpa yra 16 Mb ir gali veikti nuosekliuoju arba baitų pločio režimu.supaprastintai XQR17V16 įrenginio architektūros blokinei schemai.

Kai FPGA veikia pagrindiniame serijiniame režime, jis sukuria konfigūracijos laikrodį, kuris valdo PROM.Praėjus trumpam prieigos laikui po didėjančio laikrodžio krašto, duomenys rodomi PROM DATA išvesties kaištyje, prijungtame prie FPGA DIN kaiščio.FPGA generuoja reikiamą skaičių laikrodžio impulsų, kad užbaigtų konfigūraciją.Kai sukonfigūruotas, jis išjungia PROM.Kai FPGA veikia Slave Serial režimu, PROM ir FPGA turi būti įjungiami įeinančiu signalu.

Kai FPGA veikia Master SelectMAP režimu, jis generuoja konfigūracijos laikrodį, kuris valdo PROM ir FPGA.Po kylančio CCLK krašto duomenys pasiekiami PROM DATA (D0-D7) kaiščiuose.Duomenys bus įvesti į FPGA kitame kylančiame CCLK krašte.Kai FPGA veikia Slave SelectMAP režimu, PROM ir FPGA turi būti palaikomi įeinančiu signalu.CCLK valdyti galima naudoti laisvai veikiantį osciliatorių.Keli įrenginiai gali būti sujungti naudojant CEO išvestį, kad būtų galima valdyti šio įrenginio CE įvestį.Visų šios grandinės PROM laikrodžio įėjimai ir DATA išėjimai yra tarpusavyje sujungti.Visi įrenginiai yra suderinami ir gali būti sujungti su kitais šeimos nariais.Įrenginio programavimui Xilinx ISE Foundation arba ISE WebPACK programinė įranga sukompiliuoja FPGA dizaino failą į standartinį Hex formatą, kuris vėliau perduodamas daugumai komercinių PROM programuotojų.

funkcijos
• Latch-Up Imunitetas iki LET >120 MeV/cm2/mg
• Garantuotas TID 50 kRad(Si) pagal specifikaciją 1019.5
• Pagaminta ant epitaksinio substrato
• 16Mbit atminties talpa
• Garantuotas veikimas visame kariniame temperatūros diapazone: –55°C iki +125°C
• Vienkartinė programuojama (OTP) tik skaitymo atmintis, skirta Xilinx FPGA įrenginių konfigūracijos bitų srautams saugoti
• Dvigubi konfigūracijos režimai
♦ Serijinė konfigūracija (iki 33 Mb/s)
♦ Lygiagretus (iki 264 Mb/s esant 33 MHz)
• Paprasta sąsaja su Xilinx QPro FPGA
• Kaskadinis ilgesnių arba kelių bitų srautų saugojimui
• Programuojamas atstatymo poliškumas (aktyvus aukštas arba aktyvus žemas), kad būtų galima suderinti su skirtingais FPGA sprendimais
• Mažos galios CMOS slankiųjų vartų procesas
• 3,3V maitinimo įtampa
• Galima įsigyti keraminėse CK44 pakuotėse(1)
• Programavimo palaikymas iš pirmaujančių programuotojų gamintojų
• Projektavimo palaikymas naudojant ISE Foundation arba ISE WebPACK programinės įrangos paketus
• Garantuojamas 20 metų duomenų saugojimas
Programavimas
Įrenginius galima programuoti naudojant Xilinx arba kvalifikuotų trečiųjų šalių tiekėjų programuotojus.Vartotojas turi užtikrinti, kad būtų naudojamas tinkamas programavimo algoritmas ir naujausia programuotojo programinės įrangos versija.Neteisingas pasirinkimas gali visam laikui sugadinti įrenginį.
apibūdinimas
• Latch-Up Imunitetas iki LET >120 MeV/cm2/mg
• Garantuotas TID 50 kRad(Si) pagal specifikaciją 1019.5
• Pagaminta ant epitaksinio substrato
• 16Mbit atminties talpa
• Garantuotas veikimas visame kariniame temperatūros diapazone: –55°C iki +125°C
• Vienkartinė programuojama (OTP) tik skaitymo atmintis, skirta Xilinx FPGA įrenginių konfigūracijos bitų srautams saugoti
• Dvigubi konfigūracijos režimai
♦ Serijinė konfigūracija (iki 33 Mb/s)
♦ Lygiagretus (iki 264 Mb/s esant 33 MHz)
• Paprasta sąsaja su Xilinx QPro FPGA
• Kaskadinis ilgesnių arba kelių bitų srautų saugojimui
• Programuojamas atstatymo poliškumas (aktyvus Aukštas arba aktyvus
Žemas) suderinamumui su skirtingais FPGA sprendimais
• Mažos galios CMOS slankiųjų vartų procesas
• 3,3V maitinimo įtampa
• Galima įsigyti keraminėse CK44 pakuotėse(1)
• Pagrindinio programuotojo pagalba programavimui
gamintojų
• Projektavimo palaikymas naudojant ISE fondą arba ISE
WebPACK programinės įrangos paketai
• Garantuojamas 20 metų duomenų saugojimas


  • Ankstesnis:
  • Kitas:

  • Parašykite savo žinutę čia ir atsiųskite mums