LCMXO2-256HC-4TG100C originalus ir naujas su konkurencinga kaina sandėlyje IC tiekėjas
Produkto atributai
Pbfree kodas | Taip |
Rohs kodas | Taip |
Dalies gyvavimo ciklo kodas | Aktyvus |
Ihs gamintojas | LATTICE SEMICONDUCTOR CORP |
Dalies paketo kodas | QFP |
Pakuotės aprašymas | LFQFP, |
Smeigtukų skaičius | 100 |
Pasiekite atitikties kodą | atitinkantis |
ECCN kodas | 99 EAR |
HTS kodas | 8542.39.00.01 |
Samacsys gamintojas | Tinklinis puslaidininkis |
Papildoma funkcija | TAIP PAT VEIKIA NAUDOJANT 3,3 V NOMINALUS MAITINIMO |
JESD-30 kodas | S-PQFP-G100 |
JESD-609 kodas | e3 |
Ilgis | 14 mm |
Drėgmės jautrumo lygis | 3 |
Dedikuotų įėjimų skaičius | |
I/O linijų skaičius | |
Įėjimų skaičius | 55 |
Išėjimų skaičius | 55 |
Terminalų skaičius | 100 |
Darbinė temperatūra - Maks | 85 °C |
Darbinė temperatūra – min | |
Organizacija | 0 SKIRTŲ ĮVESTŲ, 0 ĮV/IŠ |
Išvesties funkcija | MIŠRAUS |
Pakuotės korpuso medžiaga | PLASTIKAS/EPOKSIDAS |
Paketo kodas | LFQFP |
Paketo ekvivalento kodas | TQFP100,.63SQ |
Pakuotės forma | Kvadratas |
Pakuotės stilius | PLOKŠTAS, ŽEMO PROFILIO, GERAS DALIS |
Pakavimo būdas | DĖKLAS |
Didžiausia perpylimo temperatūra (Cel) | 260 |
Maitinimo šaltiniai | 2,5/3,3 V |
Programuojamas loginis tipas | FLASH PLD |
Platinimo delsa | 7,36 ns |
Kvalifikacijos statusas | Nekvalifikuotas |
Sėdėjimo aukštis - maks | 1,6 mm |
Maitinimo įtampa - Maks | 3.462 V |
Maitinimo įtampa – min | 2,375 V |
Maitinimo įtampa - Nom | 2,5 V |
Paviršinis montavimas | TAIP |
Temperatūros laipsnis | KITA |
Terminalo apdaila | Matinis alavas (Sn) |
Terminalo forma | KIRO SPARNAS |
Terminalo aikštelė | 0,5 mm |
Terminalo padėtis | QUAD |
Time@Peak Reflow Temperature-Max (s) | 30 |
Plotis | 14 mm |
produkto pristatymas
Kompleksinis programuojamas loginis įrenginys (CPLD) yra konkrečiai programai skirtas integrinis grandynas (ASIC) LSI (didelio masto integrinio grandyno) integriniame grandyne.Jis tinka intensyvaus valdymo skaitmeninės sistemos projektavimui, o jo vėlavimo valdymas yra patogus.CPLD yra vienas sparčiausiai augančių integrinių grandynų įrenginių.
CPLD komponentai
CPLD yra sudėtingas programuojamas loginis įrenginys su didelio masto ir sudėtinga struktūra, kuris priklauso didelio mastointegrinių grandynų.
CPLD sudaro penkios pagrindinės dalys: loginio masyvo blokas, makroblokas, išplėstinis gaminio terminas, programuojamas laidinis masyvas ir I/O valdymo blokas.
1. Loginio masyvo blokas (LAB)
Loginis masyvo blokas susideda iš 16 makro langelių masyvo, o kelios LABS yra sujungtos programuojamu masyvu (PIA) ir visuotine magistrale.
2. Makro vienetas
MAX7000 serijos makroblokas susideda iš trijų funkcinių blokų: loginio masyvo, gaminių pasirinkimo matricos ir programuojamo registro.
3. Prailgintas prekės terminas
Vienas kiekvienos makroląstelės produkto terminas gali būti grįžtamas atgal į loginį masyvą.
4. Programuojamas laidinis masyvas PIA
Kiekvieną LAB galima prijungti, kad būtų suformuota reikiama logika per programuojamą laidinį masyvą.Ši visuotinė magistralė yra programuojamas kanalas, galintis prijungti bet kurį įrenginio signalo šaltinį prie paskirties vietos.
5. I/O valdymo blokas
Įvesties/išvesties valdymo blokas leidžia individualiai konfigūruoti kiekvieną įvesties/išvesties kaištį įvesties/išvesties ir dvikrypčiai veiklai.
CPLD ir FPGA palyginimas
Nors abuFPGAirCPLDyra programuojami ASIC įrenginiai ir turi daug bendrų savybių, nes dėl CPLD ir FPGA struktūros skirtumų jie turi savo ypatybes:
1.CPLD labiau tinka įvairiems algoritmams ir kombinatorinei logikai, o FP GA labiau tinka nuosekliai logikai.Kitaip tariant, FPGA labiau tinka flip-flop turtingai struktūrai, o CPLD labiau tinka ribotai apribotai ir turtingai gaminio struktūrai.
2. Nuolatinė CPLD maršruto parinkimo struktūra lemia, kad jos laiko delsa yra vienoda ir nuspėjama, o segmentuota FPGA maršruto parinkimo struktūra lemia jos vėlavimo nenuspėjamumą.
3. FPGA turi daugiau lankstumo nei CPLD programuojant.CPLD programuojamas modifikuojant loginę funkciją su fiksuota vidine jungties grandine, o FPGA programuojama keičiant vidinės jungties laidus.FP GA gali būti programuojamas pagal loginius vartus, o CPLD programuojamas pagal loginį bloką.
4. FPGA integracija yra didesnė nei CPLD, ji turi sudėtingesnę laidų struktūrą ir loginį įgyvendinimą.
5.CPLD yra patogiau naudoti nei FPGA.CPLD programavimas naudojant E2PROM arba FASTFLASH technologiją, nėra išorinės atminties lusto, paprastas naudojimas.Tačiau FPGA programavimo informacija turi būti saugoma išorinėje atmintyje, o naudojimo būdas yra sudėtingas.
6. CPLDS yra greitesni nei FPgas ir turi didesnį laiko nuspėjamumą.Taip yra todėl, kad FPG yra vartų lygio programavimas, o tarp CLBS priimami paskirstyti ryšiai, o CPLDS yra loginio bloko lygio programavimas, o jų loginių blokų jungtys yra sujungtos.
7. Programavimo būdu CPLD daugiausia pagrįstas E2PROM arba FLASH atminties programavimu, programavimo laikas iki 10 000 kartų, pranašumas yra tas, kad sistema išjungia programavimo informaciją.CPLD galima suskirstyti į dvi kategorijas: programavimą programuotoje ir programavimą sistemoje.Didžioji dalis FPGA yra pagrįsta SRAM programavimu, programavimo informacija prarandama, kai sistema išjungiama, o programavimo duomenis reikia įrašyti atgal į SRAM iš įrenginio išorės kiekvieną kartą, kai jis įjungiamas.Jo privalumas yra tas, kad jį galima programuoti bet kuriuo metu ir greitai užprogramuoti darbe, kad būtų pasiekta dinamiška konfigūracija plokštės ir sistemos lygiu.
8. CPLD konfidencialumas geras, FPGA – prastas.
9. Apskritai, CPLD energijos suvartojimas yra didesnis nei FPGA, ir kuo didesnis integracijos laipsnis, tuo akivaizdesnis.