order_bg

Produktai

Logic & Flip Flops-SN74LVC74APWR

Trumpas aprašymas:

SNx4LVC74A įrenginiai integruoja du teigiamos briaunos suveikiančius D tipo šlepetus viename patogiame
prietaisas.
SN54LVC74A skirtas veikti nuo 2,7 V iki 3,6 V VCC, o SN74LVC74A skirtas
Veikia nuo 1,65 V iki 3,6 V VCC.Žemas iš anksto nustatytų (PRE) arba švarių (CLR) įėjimų lygis nustato arba iš naujo nustato išėjimus, neatsižvelgiant į kitų įėjimų lygius.Kai PRE ir CLR yra neaktyvūs (aukštas), duomenų (D) įvesties duomenys, atitinkantys nustatymo laiko reikalavimus, perduodami į išėjimus, esančius teigiamoje laikrodžio impulso briaunoje.Laikrodžio suveikimas vyksta esant įtampos lygiui ir nėra tiesiogiai susijęs su laikrodžio impulso kilimo laiku.Pasibaigus sulaikymo laiko intervalui, D įvesties duomenis galima pakeisti nepažeidžiant išėjimų lygių.Duomenų įėjimai/išėjimai ir valdymo įėjimai yra atsparūs viršįtampiui.Ši funkcija leidžia naudoti šiuos įrenginius keitimui žemyn mišrios įtampos aplinkoje.


Produkto detalė

Produkto etiketės

Produkto atributai

TIPAS APIBŪDINIMAS
Kategorija Integriniai grandynai (IC)

Logika

Šlepetės

Mfr Teksaso instrumentai
Serija 74LVC
Paketas Juosta ir ritė (TR)

Nupjauta juosta (CT)

Digi-Reel®

Produkto būsena Aktyvus
Funkcija Nustatyti (iš anksto nustatyta) ir iš naujo nustatyti
Tipas D tipo
Išvesties tipas Papildomas
Elementų skaičius 2
Bitų skaičius viename elemente 1
Laikrodžio dažnis 150 MHz
Maksimali plitimo delsa @ V, maks. CL 5,2 ns @ 3,3 V, 50 pF
Trigerio tipas Teigiamas kraštas
Srovė – išėjimas aukštas, žemas 24mA, 24mA
Įtampa – maitinimas 1,65 V ~ 3,6 V
Srovė – ramybė (Iq) 10 µA
Įvesties talpa 5 pF
Darbinė temperatūra -40°C ~ 125°C (TA)
Montavimo tipas Paviršinis montavimas
Tiekėjo įrenginių paketas 14-TSSOP
Pakuotė / Dėklas 14-TSSOP (0,173", 4,40 mm pločio)
Bazinis gaminio numeris 74LVC74


Dokumentai ir laikmena

IŠTEKLIŲ TIPAS LINK
Duomenų lapai SN54LVC74A, SN74LVC74A
Teminis produktas Analoginiai sprendimai

Logikos sprendimai

PCN pakuotė 2018-07-10 ritė

Ritės 2018-04-19

HTML duomenų lapas SN54LVC74A, SN74LVC74A
EDA modeliai SnapEDA SN74LVC74APWR

SN74LVC74APWR, sukūrė Ultra Librarian

Aplinkosaugos ir eksporto klasifikacijos

ATTRIBUTAS APIBŪDINIMAS
RoHS būsena Suderinamas su ROHS3
Drėgmės jautrumo lygis (MSL) 1 (neribota)
REACH būsena REACH Neturi įtakos
ECCN 99 EAR
HTSUS 8542.39.0001

Flip-Flop ir užraktas

ŠlepetėirSkląstisyra įprasti skaitmeniniai elektroniniai įrenginiai, turintys dvi stabilias būsenas, kurios gali būti naudojamos informacijai saugoti, o viename šlepete arba skląstyje galima saugoti 1 bitą informacijos.

Flip-Flop (sutrumpintai FF), taip pat žinomas kaip bistable gate, taip pat žinomas kaip bistable flip-flop, yra skaitmeninė loginė grandinė, kuri gali veikti dviejose būsenose.Šlepetės išlieka savo būsenoje, kol gauna įvesties impulsą, dar vadinamą trigeriu.Kai gaunamas įvesties impulsas, flip-flop išvestis pakeičia būseną pagal taisykles ir lieka toje būsenoje, kol gaunamas kitas trigeris.

Užraktas, jautrus impulsų lygiui, pakeičia būseną žemiau laikrodžio impulso lygio, fiksatorius yra lygiu paleidžiamas saugojimo įrenginys, o duomenų saugojimo veiksmas priklauso nuo įvesties signalo lygio vertės tik tada, kai skląstis yra įjungimo būsena, išvestis pasikeis įvedant duomenis.Užraktas skiriasi nuo flip-flop, tai nėra duomenų užfiksavimas, signalas išėjime keičiasi kartu su įvesties signalu, kaip ir signalas, einantis per buferį;kai užrakto signalas veikia kaip užraktas, duomenys užrakinami ir įvesties signalas neveikia.Užraktas taip pat vadinamas skaidriu fiksatoriumi, o tai reiškia, kad išėjimas yra skaidrus įėjimui, kai jis neužfiksuojamas.

Skirtumas tarp skląsčio ir šlepetės
„Latch“ ir „flip-flop“ yra dvejetainiai saugojimo įrenginiai su atminties funkcija, kurie yra vienas iš pagrindinių įrenginių, skirtų įvairioms laiko loginėms grandinėms sudaryti.Skirtumas yra toks: fiksatorius yra susijęs su visais jo įvesties signalais, kai keičiasi įvesties signalas, fiksatorius pasikeičia, nėra laikrodžio gnybto;Flip-flop valdomas laikrodžiu, tik tada, kai laikrodis įjungiamas, kad būtų imtasi dabartinės įvesties, generuojamas išėjimas.Žinoma, kadangi ir skląstis, ir flip-flop yra laiko logika, išvestis yra susijusi ne tik su dabartine įvestimi, bet ir su ankstesne išvestimi.

1. skląstį suveikia lygis, o ne sinchroninis valdymas.DFF įjungiamas laikrodžio kraštas ir sinchroninis valdymas.

2, skląstis yra jautrus įvesties lygiui ir jam įtakos turi laidų uždelsimas, todėl sunku užtikrinti, kad išvestis nesukeltų įtrūkimų;Mažiau tikėtina, kad DFF susidarys įbrėžimų.

3, Jei naudojate užtvarų grandines, kad sukurtumėte skląstį ir DFF, užraktas sunaudoja mažiau vartų išteklių nei DFF, o tai yra geresnė užrakto vieta nei DFF.Todėl ASIC fiksatoriaus naudojimo integracija yra didesnė nei DFF, tačiau FPGA yra atvirkščiai, nes FPGA nėra standartinio užrakto bloko, tačiau yra DFF blokas, o LATCH reikia daugiau nei vieno LE.fiksatorius yra suaktyvinamas lygiu, o tai prilygsta įjungimo pabaigai, o po aktyvinimo (įjungimo lygio metu) yra lygiavertis laidui, kuris keičiasi priklausomai nuo išvesties.Neįjungta būsena yra išlaikyti pradinį signalą, kuris gali būti matomas ir flip-flop skirtumas, iš tikrųjų daug kartų užraktas nėra pakaitalas ff.

4, skląstis taps itin sudėtinga statinio laiko analize.

5, šiuo metu fiksatorius naudojamas tik labai aukštos klasės grandinėse, pvz., „Intel“ P4 procesoriuje.FPGA turi fiksavimo bloką, registro bloką galima sukonfigūruoti kaip fiksavimo bloką, xilinx v2p vadove bus sukonfigūruotas kaip registro / skląsčio blokas, priedas yra xilinx pusės pjūvio struktūros diagrama.Kiti FPGA modeliai ir gamintojai pasitikrinti nevyko.-- Asmeniškai aš manau, kad xilinx gali tiesiogiai suderinti altera gali būti daugiau problemų, su keliais LE tai padaryti, tačiau ne xilinx įrenginį galima taip sukonfigūruoti, vienintelėje altera DDR sąsajoje yra specialus užrakto blokas, paprastai tik didelės spartos grandinė bus naudojama skląsčio konstrukcijoje.Altera LE nėra skląsčio struktūros, patikrinkite sp3 ir sp2e, o kitus netikrinkite, vadove sakoma, kad ši konfigūracija palaikoma.Išraiška wangdian apie altera yra teisinga, altera ff negali būti sukonfigūruotas taip, kad būtų užraktas, ji naudoja peržvalgos lentelę, kad įdiegtų fiksatorių.

Bendra dizaino taisyklė yra tokia: daugumoje dizainų venkite užrakto.tai leis jums suprojektuoti, kad laikas būtų baigtas, ir jis yra labai paslėptas, ne veteranas negali rasti.skląstis didžiausias pavojus yra nefiltruoti atplaišų.Tai labai pavojinga kitam grandinės lygiui.Todėl tol, kol galite naudoti D flip-flop vietą, nenaudokite skląsčio.


  • Ankstesnis:
  • Kitas:

  • Parašykite savo žinutę čia ir atsiųskite mums